16.3. Описание регистров
16.3.1 CTRLA - регистр управления А блока Hi-Res
Бит |
7 |
6 |
5 |
4 |
3 |
2 |
1 |
0 |
|
+0x00 |
|
CTRLA |
Чтение/запись |
Чт. |
Чт. |
Чт. |
Чт. |
Чт. |
Чт. |
Чт./Зап. |
Чт./Зап. |
Начальное значение |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
- Биты 7:2 - Res: резервные биты
Данные биты являются резервными и всегда считываются с нулевыми значениями. Для совместимости с более новыми МК, выполняя запись в этот регистр, всегда записывайте нули в резервные биты.
- Биты 1:0 - HREN[1:0]: разрешение работы блока Hi-Res
Разрешает режим Hi-Res для таймера-счетчика в соответствии с таблицей 16.1.
Установка одного бита или двух бит HREN активизирует генерацию импульсов с высокой разрешающей способностью на всех линиях порта ввода-вывода общего назначения. Это означает, что, если для генерации ШИМ или частотного сигнала на линиях одного и того же порта используются оба таймера-счетчика, необходимо разрешить работу блока Hi-Res.
Таблица 16.1. Разрешение работы блока Hi-Res
HREN[1:0] |
Разрешение работы блока Hi-Res |
00 |
Нет |
01 |
Таймер-счетчик 0 |
10 |
Таймер-счетчик 1 |
11 |
Оба таймера-счетчика |
16.4. Обзор регистров
Адрес |
Наименование |
Бит 7 |
Бит 6 |
Бит 5 |
Бит 4 |
Бит 3 |
Бит 2 |
Бит 1 |
Бит 0 |
0х00 |
CTRLA |
- |
- |
- |
- |
- |
- |
HREN[1:0] |
|