HMS30C7210
Микропроцессорное устройство на основе 32-разрядного ядра ARM
Отличительные особенности:
- 32-разр. RISC-ядро ARM7TDMI КМОП ЦПУ: работает на частоте до 60 МГц
- Кэш-память данных/инструкций размером 8 КБайт
- Блок управления памятью
- Поддержка системы хранения многобайтных слов от младшего к старшему (Little Endian)
- Статическое ОЗУ размером 8 Кбайт для внутреннего буфера памяти
- 2Kбайт загрузочного ПЗУ
- Встроенные периферийные устройства с раздельным выключением:
- - Контроллер памяти для ПЗУ(x8,16) , флэш-памяти(x8,16), статического ОЗУ(x8,16), синхронного динамического ОЗУ (x16)
- - 5-режимный блок управления энергопотреблением (Программный выбор тактовой частоты)
- - Контроллер прерываний
- - Контроллер ЖКИ для монохромных и цветных ЖКИ типов STN
- - Подчиненный интерфейс USB
- - 2 интерфейса Smart Card (УАПП0, 1)
- - Два УАПП (УАПП 2,3)
- - Один УАПП с поддержкой SIR (УАПП4)
- - Один УАПП с поддержкой модема (УАПП5)
- - Четыре 16-разрядных каналов таймера (с портом вывода)
- - Два 16-разрядных ШИМ-канала (с портом вывода)
- - Программируемый сторожевой таймер с встроенным генератором
- - Часы реального времени (генератор 32.768 кГц) с отдельным питанием Vcc
- - Матричный интерфейс сканирования клавиатуры 6 х 6
- - 97 программируемых портов ввода/вывода общего назначения
- - Один 2-проводной интерфейс последовательной шины
- - 2-канальный ведущий/подчиненный SSI (SPI)
- - Интерфейс SMC-карт
- - Встроенный 3-канальный 10-разрядный АЦП
- Отладочный интерфейс JTAG и граничное сканирование
- Технологический процесс: КМОП, 0.35 мкм
- Напряжение питания: 3,3В (ввод-вывод)
- Корпус 208-выв. LQFP / CABGA
- Малое энергопотребление
Структурная схема HMS30C7210:
Расположение выводов HMS30C7210:
Общее описание:
HMS30C7210 -маломощный микропроцессор с высокой степенью интеграции для систем со считыванием карт памяти и других приложений.
В устройстве объединены процессорное ядро ARM720T и система интерфейсной логики для соединения с различными типами устройств.
HMS30C7210 это высокомодульная разработка, основанная на архитектуре при которой шине AMBA используется между процессором и внутренними модулями. В состав встроенных периферийных устройств входят контроллер ЖКИ с поддержкой ПДП к внутреннему статическому ОЗУ и внешнему синхронному динамическому ОЗУ, аналоговые блоки, в т.ч. АЦП и ФАПЧ. Интеллектуальный контроллер прерываний и внутреннее статическое ОЗУ размером 8 кбайт может поддерживаются эффективной системой прерываний. HMS30C7210 также содержит интерфейс сенсорной панели. УАПП и USB выступают в качестве последовательных коммуникационных каналов с внешними системами. Функция управления энергопотреблением позволяет оптимизировать энергопотребление. HMS30C7210 является прекрасным решением для систем с чтением карт.
Документация:
|
|
2389 Kb Engl Полное описание микросхемы |
|