MAX115, MAX116
2х4 - канальные, 12 - ти разрядные АЦП с одновременной выборкой
Отличительные особенности:
- Четыре усилителя с входами T/H (слежение/фиксация) с мультиплексированием на 2 (всего восемь несимметричных входов)
- Время преобразования на канал: 2 мкс
- Пропускная способность:
390 К выборок в сек (1 канал)
218 К выборок в сек (2 канала)
152 К выборок в сек (3 канала)
116 К выборок в сек (4 канала)
- Входной диапазон:
±5 В (MAX115)
±2.5 В (MAX116)
- Отказоустойчивый входной мультиплексор (17 В)
- Встроенный +2.5 В, или внешний источник опорного напряжения
- Встроенный программируемый секвенсор
- Быстродействующий параллельный DSP - интерфейс
- Встроенный тактовый генератор 10 МГц
Области применения:
- Системы управления многофазными двигателями
- Синхронизация по питанию
- Мониторинг фактора питания
- Цифровая обработка сигналов
- Анализ вибрации и волновых форм
Типовая схема включения:
Расположение выводов:
Описание:
ИС MAX115/MAX116 являются быстродействующими, многоканальными, 12 - ти разрядными системами сбора данных (DAS) с входами одновременной выборки/фиксации (T/H). Данные ИС содержат 12 - ти разрядный, 2 мкс, аналого - цифровой преобразователь (АЦП) последовательного приближения, источник опорного напряжения (ИОН) +2.5 В, буферизованный вход внешнего ИОН, и набор из 4 усилителей с одновременной выборкой T/H, которые сохраняют относительную фазовую информацию, поступающую на входы выборки. ИС MAX115/MAX116 имеют 2х мультиплексирование на каждый вход T/H, что составляет в сумме восемь входов. Кроме того, преобразователь устойчив к перенапряжению до 17 В. Аварийная ситуация на любом из каналов не приведет к выходу ИС из строя. Допустимый диапазон входных напряжений составляет ±5 В (MAX115) и ±2.5 В (MAX116).
Доступ к параллельному интерфейсу данных и временные характеристики освобождения шины совместимы с большинством распространенных процессоров цифровой обработки сигналов (DSP) и с большинством 16 - ти/32 -х разрядных микропроцессоров. Результаты преобразования ИС MAX115/MAX116 могут быть считаны без необходимости резервирования циклов ожидания.
Документация:
|
|
216 Kb Engl Описание микросхемы |
|