MAX163, MAX164, MAX167
12-ти разрядные, CMOS АЦП с системой выборки/ фиксации
Отличительные особенности:
- Разрешение 12 бит
- Время преобразования 8.33 мкс
- Встроенная система выборки/ фиксации аналогового сигнала
- Полоса пропускания максимального сигнала 6 МГц
- Встроенный ИОН
- Высокое входное сопротивление: 500 МОм
- Время доступа к данным 100 нс
- Максимальная потребляемая мощность 180 мВт
- Являются полной заменой ИС AD7572/ MAX162/ MAX172
- Корпуса 24-lead Narrow DIP и SO
Области применения:
- Цифровая обработка сигналов (DSP)
- Обработка аудио и телекоммуникационных сигналов
- Прецизионное управление техпроцессами
- Быстродействующие системы сбора данных
Функциональная схема:
Расположение выводов:
Описание:
ИС MAX163, MAX164 и MAX167 являются законченными, 12-ти разрядными, CMOS, аналого- цифровыми преобразователями (АЦП), сочетающими встроенную систему выборки/ фиксации, и источник опорного напряжения (ИОН) с высокой скоростью преобразования, и низким энергопотреблением. Время преобразования составляет 8.33 мкс и включает в себя время установления сигнала в системе выборки/ фиксации. Встроенный ИОН типа «buried zener» обеспечивает низкий уровень шумов и дрейфа опорного напряжения.
Три данных АЦП отличаются только диапазонами входных аналоговых сигналов. ИС MAX163 имеет диапазон входных сигналов от 0 В до +5 В, MAX164 - от -5 В до +5 В, а ИС MAX167 имеет входной диапазон от -2.5 В до +2.5 В. Необходимые внешние компоненты ограничиваются развязывающими конденсаторами для напряжений источника питания и ИОН. Схемотехника цепей встроенного тактового генератора позволяет управление им с помощью внешнего тактового сигнала, а в выделенных приложениях, генератор может работать от кварцевого резонатора.
ИС MAX163, MAX164 и MAX167 имеют стандартный микропроцессорный интерфейс. Выходы данных с тремя состояниями могут быть сконфигурированы для работы с 8-ми и 12-ти разрядными шинами данных.
Временные характеристики доступа к данным и освобождения шины обеспечивают совместимость с большинством популярных микропроцессоров без необходимости резервирования циклов ожидания.
Документация:
|
|
|
563 Kb Engl Описание микросхемы |
|