В HTML      В PDF
микроэлектроника, микросхема, транзистор, диод, микроконтроллер, память, msp430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, avr, mega128
Предприятия Компоненты Документация Применения Статьи Новости

  • Alliance Semicon
  • Altera
  • Amic
  • Analog Devices
  • Atmel
  • Austriamicrosystems
  • Avago
  • Cypress
  • Cree
  • Exar
  • Fairchild
  • Freescale
  • Fujitsu
  • Hynix
  • Holtek
  • IMP
  • Infineon
  • Inova
  • IR
  • Linear Technology
  • MagnaChip
  • Maxim
  • Megawin
  • Microchip
  • Миландр
  • National Semicon
  • Nuvoton
  • NXP Semicon.
  • Power Integrations
  • Radiocrafts
  • Ramtron
  • Rayson
  • ROHM
  • Semikron
  • Silicon Lab
  • Sirenza
  • STMicro
  • SonyEricsson
  • Telecontrolli
  • Telit
  • TechFaith Wireless
  • Texas Insrt
  • TranSystem Inc.
  • Trimble
  • Xilinx
  • White Eleсtronic
  • WAVECOM
  • Wonde Proud Tech.
  •  
    Пересюхтюмя


    13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





    Выставка Передовые Технологии Автоматизации





    Главная страница > Компоненты > Maxim > Интерфейсы > ECL, PECL, LVDS
    Пересюхтюмя


    13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





    Выставка Передовые Технологии Автоматизации


    MAX9325

    2:8, дифференциальный, LVPECL/LVECL/HSTL драйвер сигналов данных и тактовой частоты

    Отличительные особенности:

    • Сдвиг фазы между выходными каналами: 50 пс (макс)
    • Средневзвешенный джиттер 1.5 пс (среднеквадратичное значение)
    • Гарантированный дифференциальный выходной сигнал при 700 МГц: 300 мВ
    • Напряжение питания для дифференциальных сигналов HSTL/LVPECL: от +2.375 В до +3.8 В
    • Напряжение питания для дифференциальных сигналов LVECL: от -2.375 В до -3.8 В
    • Два выбираемых дифференциальных входа
    • Встроенный ИОН для режима работы с одиночными входами
    • Низкий логический уровень на выходах при разомкнутых входах, или уровнях VEE
    • Совместимость на уровне выводов с ИС MC100LVE310

    Области применения:

    • Прецизионные приложения распределения тактовых сигналов
    • Повторители данных с низким уровнем джиттера

    Функциональная схема:

    Расположение выводов:

    Описание:

    ИС MAX9325 является 2:8, дифференциальным драйвером с низким сдвигом фаз между выходными каналами (50 пс, макс) и низким разбросом сдвига фаз между экземплярами ИС (225 пс, макс). Данные параметры делают ИС идеальной для приложений распределения сигналов данных и тактовой частоты в пределах опорной сети, или материнской платы. ИС обеспечивает выборку одного из двух дифференциальных HSTL, или LVECL/LVPECL входов и повторение данных на 8-ми дифференциальных выходах. Выходы совместимы с логическими уровнями LVECL и LVPECL и способны работать на 50 Ом - согласованных магистральных линиях связи.

    Дифференциальные входы могут быть сконфигурированы для приема одиночных сигналов, когда неиспользуемый комплиментарный вход подключается к встроенному ИОН VBB. Все входы имеют встроенные резисторы привязки уровня на VEE. Встроенные резисторы привязки уровня и цепи отказоустойчивости обеспечивают дифференциальный низкий логический уровень при размыкании входов, или при уровне VEE на входах.

    ИС MAX9325 имеет диапазон напряжения питания от 2.375 В до 3.8 В при согласовании с дифференциальными HSTL и LVPECL сигналами. Это обеспечивает высокопроизводительное распределение сигналов данных и тактовой частоты в системах с номинальным напряжением питания +2.5 В, или +3.3 В. При работе в режиме согласования с LVECL сигналами, ИС имеет напряжение питания от -2.375 В до -3.8 В.

    ИС MAX9325 выпускается в корпусе 28-lead QFN и специфицирована для эксплуатации в диапазоне температур от -40°С до +85°С.

    Документация:

      311 Kb Engl Описание микросхемы