TMS320F240
Контроллер ЦПОС с фиксированной запятой
Отличительные особенности:
- Высокопроизводительная статическая КМОП-технология
- Содержит ядро ЦПУ T320C2xLP
- Совместимость по объектному коду с TMS320C2xx
- Совместимость по исходному коду с TMS320C25
- Совместимость снизу вверх с TMS320C5x
- 132-выводной плоский пластиковый корпус с четырехсторонним расположением выводом (суффикс PQ)
- Цикл выполнения инструкции 50 нс
- Промышленный и автомобильный температурные диапазоны
- Память
- 544 слов х 16 бит встроенного ОЗУ памяти данных/программ с двухпутевым доступом
- 16 тыс. слов х 16 бит встроенного флэш ЭСППЗУ памяти программ
- 224 тыс. слов х 16 бит общего адресуемого пространства памяти (64 тыс. слов данных, 64 тыс. слов программы и 64 тыс. слов пространства ввода-вывода, а также 32 тыс. слов общего пространства памяти)
- Модуль управления событиями
- 12 каналов сравнения/широтно-импульсной модуляции
- Три 16-разрядных таймера общего назначения с 6 режимами, в т.ч. непрерывный однонаправленный и двунаправленный счет
- Три полнофункциональных блока 16-разрядного сравнения с функцией генерации задержки неперекрытия
- Три простых блоков 16-разрядного сравнения
- Четыре блока захвата (два с импульсным интерфейсом квадратурного энкодера)
- Два модуля 10-разрядного аналогово-цифрового преобразования
- 28 индивидуально программируемых мультиплексированных линий ввода-вывода
- Модуль синхронизации на основе схемы фазовой автоподстройки частоты (ФАПЧ)
- Модуль сторожевого таймера (с реально-временным прерыванием)
- Модуль последовательного коммуникационного интерфейса (SCI)
- Модуль последовательного периферийного интерфейса SPI
- Шесть внешних прерываний (защита силового привода, сброс, немаскируемое прерывание NMI и три маскируемых прерывания)
- Четыре режима снижения мощности для экономичной работы
- Эмуляция на основе сканирования
- Доступные инструментальные средства для проектирования:
- ANSI Си-компилятор, ассемблер/линкер и отладчик исходного Си-кода компании Texas Instruments (TI)
- Эмулятор XDS510, поддерживающий встроенные отладочные ресурсы посредством сканирования
- Поддержка проектирования систем управления электроприводами и нечеткой логики сторонними производителями
Структурная схема:
Расположение выводов:
Общее описание:
TMS320F240 - представитель семейства контроллеров ЦПОС, выполненных на основе поколения 16-разрядных цифровых процессоров для обработки сигналов (ЦПОС) с фиксированной запятой TMS320C2xx. Данное семейство оптимизировано под приложения цифрового управления двигателями/движением. Контроллеры ЦПОС объединяют расширенную архитектурную разработку ядра ЦПУ C2xLP, обеспечивающего низкую стоимость решения задач высокопроизводительной обработки, и несколько интеллектуальных периферийных устройств, оптимизированных под приложения управления двигателем/движением. К данным периферийным устройствам относятся модуль менеджера событий, который содержит таймеры общего назначения и регистры сравнения для генерации 12 ШИМ-сигналов; и два 10-разрядных аналогово-цифровых преобразователя (АЦП), которые могут выполнить одновременно два преобразования за 6.1 мкс
Документация:
|
|
1344 kB Engl Полное описание микросхем TMS320F240 |
|
|
RUS Контроллеры семейства C2000. Архитектура |
|