TMS320C6201
Цифровые процессоры для обработки сигналов с фиксированной точкой
Отличительные особенности:
- Высокопроизводительный ЦПОС с фиксированной точкой TMS320C6201
- Длительность цикла инструкции 5 нс
- Тактовая частота 200 МГц
- Восемь 32-разрядных инструкций/цикл
- 1600 миллионов инструкций в секунду
- Ядро ЦПУ ЦПОС TMS320C62x с архитектурой VelociTI усовершенствованного очень длинного слова инструкции (VLIW)
- Восемь независимых функциональных блоков:
- Шесть АЛУ (32-/40-разр.)
- Два 16-разрядных умножающих устройства (32-разрядный результат)
- Архитектура чтения-записи с 32 32-разрядными регистрами общего назначения
- Упаковка инструкций снижает размер кода
- Все инструкции условия
- Особенности набора инструкции
- Байт-адресуемые (8-, 16-, 32-разр. данные)
- 32-разрядный адресный диапазон
- 8-разрядная защита от переполнения
- Насыщение
- Извлечение битового поля, установка, сброс
- Счет бит
- Нормализация
- 1 Мбит встроенного статического ОЗУ
- 512 кбит внутренней кэш-памяти программ (16 тыс. 32-разр. инструкций)
- 512 кбит внутренней памяти данных с двухпутевым доступом (64 кбайт), организованной как 2 блока для улучшения параллелизма
- 32-разрядный интерфейс внешней памяти (EMIF)
- Непосредственное подключение к асинхронной памяти: статические ОЗУ и ЭППЗУ
- Непосредственное подключение к синхронной памяти: SDRAM и SBSRAM
- Четырехканальный контроллер прямого доступа к памяти (ПДП) со вспомогательным каналом
- 16-разрядный интерфейс хост-порта (HPI)
- Доступ ко всей карте памяти
- Два многоканальных буферизованных последовательных порта (McBSP)
- Непосредственное подключение к фреймерам T1/E1, MVIP, SCSA
- Совместимость с ST-Bus-Switching
- До 256 каналов в каждом
- Совместимость с AC97
- Совместимость с интерфейсом SPI (Motorola)
- Два 32-разрядных таймера общего назначения
- Конфигурируемый тактовый генератор с ФАПЧ
- Граничное сканирование в соответствии с IEEE-1149.1 (JTAG)
- 352-выв. корпус BGA (суффикс GJC)
- 352-выв. корпус BGA (суффикс GJL)
- КМОП-технология
- 0.18-мкм/5-уровневая металлизация
- 3.3В-ый ввода-вывод, внутреннее питание 1.8В
Структурная схема:
Расположение выводов TMS320C6201 в 352-выводных корпусах BGA (суффиксы GJC/GJL, вид снизу):
Общее описание:
ЦПОС TMS320C62x (в т.ч. TMS320C6201) - семейство ЦПОС с фиксированной точкой в составе платформы ЦПОС TMS320C6000. TMS320C6201 выполнен на основе архитектуры VelociTI очень длинного слова инструкции (VLIW), которая разработана Texas Instruments и делает данные ЦПОС превосходным выбором для применения в многоканальных и многофункциональных приложениях. На тактовой частоте 200 МГц TMS320C6201 позволяет развить производительность 1600 инструкций в секунду, что делает его эффективным инструментом для решения сложных задач цифровой обработки. ЦПОС TMS320C6201 обладает операционной гибкостью высокоскоростных контроллеров и вычислительными способностями матричных процессоров. Процессор содержит 32 32-разрядных регистра общего назначения и 8 независимых функциональных блоков. В состав этих 8 блоков входят: 6 арифметико-логических устройств (АЛУ) для достижения высокой степени параллелизма и два 16-разрядных умножающих устройства с формированием 32-разрядного результата. C6201 может выполнить за один цикл два умножения-накопления (MAC), что позволяет достичь общей производительности 466 млн. MAC в секунду. ЦПОС C62x также содержит специфическую аппаратную логику, встроенную память и дополнительные периферийные устройства.
TMS320C6201 содержит большой банк встроенной памяти и содержит мощный и разнообразный набор периферийных устройств. Память программ состоит из блока размером 64 кбайт, который может конфигурироваться пользователем как кэш-память или как табличная память. Память данных TMS320C6201 состоит из двух блоков ОЗУ размером по 32 кбайт для улучшения параллелизма. В состав периферийных устройств входят два многоканальных буферизованных последовательных порта (McBSP), два таймера общего назначения, интерфейс хост-порта (HPI) и интерфейс внешней памяти (EMIF) для непосредственного подключения к SDRAM или SBSRAM, а также асинхронной памяти.
ЦПОС C62x поддерживается полным набором инструментальных средств для проектирования, в т.ч.: новый Си-компилятор, оптимизатор ассемблирования для упрощения программирования и распределения процессорного времени, а также Windows-интерфейс отладчика для визуализации выполнения программного кода.
Документация:
|
|
1160 kB Engl Полное описание микросхем |
|