Поиск по сайту: |
|
По базе: |
|
Главная страница > Обзоры по типам > Микроконтроллеры > AVR > Архитектура ATMega128 |
|
||||||||||||
Временные диаграммы 16-разрядных таймеров-счетчиков16-разрядные таймеры выполнены по синхронной схеме, поэтому, сигнал синхронизации таймера (clkTn) на следующих рисунках показан как разрешающий сигнал. На рисунках также представлена информация по моментам установки флагов прерываний и обновления регистра OCRnx значением из буферного регистра OCRnx (только для режимов с двойной буферизацией). На рисунке 55 представлена временная диаграмма с установкой флага OCFnx. На рисунке 56 представлена аналогичная диаграмма, но с разрешенным предделением. На рисунке 57 иллюстрируется алгоритм счета в районе верхнего предела в различных режимах. Если используется режим ШИМ ФЧК, то регистр OCRnx обновляется на нижнем пределе. В этом случае временная диаграмма будет такой же, но ВП необходимо заменить на НП, ВП-1 на НП+1 и т.д. Аналогичные переименования необходимо применить в режимах, где флаг TOVn устанавливается на нижнем пределе. На рисунке 58 приведена аналогичная предыдущей временная диаграмма, но с разрешенным предделением.
Главная - Микросхемы - DOC - ЖКИ - Источники питания - Электромеханика - Интерфейсы - Программы - Применения - Статьи |
|
Впервые? | Реклама на сайте | О проекте | Карта портала тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru ©1998-2023 Рынок Микроэлектроники |
|