Серия CoolRunner-II
Семейство ПЛИС CoolRunner-II является оптимальным для применения в системах с напряжением питания 1,8 В. Кристаллы этой серии обладают целым рядом новых возможностей, которые обусловлены применением передовых методов технологии EEPROM 0,18 мкм.
Основные особенности
- сочетание высокого быстродействия и низкой потребляемой мощности;
- ультранизкое значение мощности, потребляемой в статическом режиме (не более 100 мкА);
- логическая емкость кристаллов составляет от 32 до 512 макроячеек (соответственно от 800 до 12 800 эквивалентных логических вентилей);
- оптимизированная архитектура, обеспечивающая повышение эффективности процесса логического синтеза;
- одновременная поддержка операций ввода-вывода с различными стандартами по напря-жению – от 1,5 до 3,3 В;
- возможность высокоскоростного программирования в системе с напряжением питания 1,8 В, используя стандарт IEEE 1532;
- программирование в процессе функционирования (налету) On-The-Fly (OTF);
- полная поддержка протокола периферийного сканирования в соответствии со стандартом IEEE 1149.1 (JTAG);
- возможность выборочной установки во входных цепях блоках ввода-вывода триггеров Шмитта;
- непревзойденные методы снижения потребляемой мощности проектируемых устройств;
- применение технологии DataGATE для управления внешними (входными) сигналами;
- гибкая система синхронизации, обеспечивающая поддержку нескольких режимов тактирования:
- - возможность применения триггеров, тактируемых фронтом и спадом сигнала синхронизации;
- - наличие встроенного делителя тактового сигнала с коэффициентами деления 2, 4, 6, 8, 10, 12, 14, 16;
- - использование методики CoolCLOCK;
- применение технологии FZP (Fast Zero Power), направленной на достижение мини-мального уровня потребляемой мощности при сохранении высокого быстродействия;
- функция раздельного управления длительностью фронтов выходных сигналов для каждого вывода ПЛИС;
- применение усовершенствованной коммутационной матрицы Advanced Interconnect Matrix (AIM), обеспечивающей высокую скорость переключений при низкой потребляемой мощности;
- организация блоков ввода-вывода в виде банков в кристаллах с большим количеством ячеек;
- передовая система защиты конфигурационных данных от несанкционированного копирования;
- расширенные возможности фиксации пользовательских выводов перед выполнением этапа реализации (Implementation) в сочетании с полной трассировкой проекта;
- наличие сигнала разрешения синхронизации в каждой макроячейке;
- возможность асинхронного сброса или установки триггера макроячейки;
- возможность комплексного асинхронного тактирования элементов проектируемого устройства с использованием тактовых сигналов, формируемых внутри логического блока, и четырех глобальных тактовых сигналов, поступающих с выводов кристалла;
- ресурс кристаллов гарантирует не менее 1 тыс. циклов стирания и перепрограммирования;
- гарантированный срок хранения запрограммированной конфигурации составляет не менее 20 лет;
- совместимость блоков ввода-вывода с логическими уровнями стандартов цифровых сигналов 1,5, 1,8, 2,5 и 3,3 В;
- возможность формирования выходов с от-крытым стоком;
- расширенный типовой ряд используемых корпусов, включающий Chip Scale Package (CSP), BGA, Fine Line BGA,TQFP, PQFP, VQFP и PLCC;
- напряжение питания ядра кристалла составляет 1,8 В.
Состав и основные характеристики семейства CoolRunner-II:
|
Количество макроячеек |
Макс. число пользовательских контактов |
Макс. системная частота, МГц |
XC2C32 |
32 |
33 |
333 |
XC2C64 |
64 |
64 |
270 |
XC2C128 |
128 |
100 |
263 |
XC2C256 |
256 |
184 |
238 |
XC2C384 |
384 |
240 |
217 |
XC2C512 |
512 |
270 |
217 |
|